系统芯片(SOC)内嵌数字芯核的测试数据压缩技术研究

系统芯片(SOC)内嵌数字芯核的测试数据压缩技术研究

论文题目: 系统芯片(SOC)内嵌数字芯核的测试数据压缩技术研究

论文类型: 博士论文

论文专业: 测试计量技术及仪器

作者: 胡兵

导师: 陈光礻禹

关键词: 测试,内嵌芯核,数据压缩,解码器,测试访问机制,主控制器

文献来源: 电子科技大学

发表年度: 2005

论文摘要: 微电子技术的迅速发展促进了系统芯片(SOC)的出现,并由此将集成电路带入了一个新的发展时期。由于SOC采用的是以复用IP芯核为主的设计技术,且将整个系统(或子系统)映射到单个芯片上,因而既能加快开发进度,又可缩小产品体积、提高系统整体性能。但随着SOC集成IP核数目的增多,功能越来越复杂,SOC的测试数据量、测试功耗也随之急剧增加,其测试访问也变得更加困难,进而也就为SOC的测试带来了更大的挑战。对此,本论文围绕SOC内嵌数字芯核的测试数据压缩问题展开了研究,并针对不同的情况提出了不同的压缩/解压方案;文中同时还就SOC测试TAM及JTAG主控制器的设计问题进行了探讨。作者的主要工作有如下四个方面: 1.研究了如何以较小面积开销为代价,而仍能获得良好压缩性能的SOC测试数据压缩/解压方案。内容包括有:(1) 在理论上分析了VIHC编码的不足,指出了该编码在提高压缩性能和降低解码器硬件开销之间存在着较大的矛盾,且当0-概率ρ的取值愈趋近于1时,该矛盾将变得越来越严重;(2) 提出了一种新的变移霍夫曼编码压缩方法,该方法不同于VIHC编码的是它充分考虑了待压缩序列中样式消息(PM)的概率分布,且根据其分布规律将PM分为了主辅两段,并分别用不同的方法进行了编码;(3) 利用样式消息自身的结构特点,研究了进一步减少HSC解码器硬件开销的途径;(4) 应用ISCAS’89电路的实验,验证了本文方法在提高压缩性能和降低硬件开销方面,均具有较大优越性。该方法主要适用于0-概率ρ较大的情况。 2.对二维SOC测试数据压缩方法进行了研究。提出了一种基于重复播种(Reseeding)和Golomb编码的二维SOC测试数据压缩/解压方案,为0-概率ρ取值较小时,用一维编码压缩得不到理想结果的情况下,提供了一种新的解决途径。本文同时还给出了Reseeding优化及一种确定Golomb码参数m的方法,以进一步提高压缩比、并减少对应编码工作的计算量。最后利用相应的国际标准电路验证了该方案的有效性。

论文目录:

摘要

Abstract

目录

第一章 绪论

1.1 研究的背景和意义

1.2 国外研究现状

1.2.1 测试资源划分技术的研究现状

1.2.2 低功耗测试技术的研究现状

1.2.3 测试访问机制(TAM)及ATE的研究现状

1.3 国内研究现状

1.4 本文的主要工作及结构安排

第二章 改进VIHC编码的SOC测试数据压缩研究

2.1 概述

2.2 变长编码的基本理论

2.3 VIHC编码分析

2.4 HSC编码压缩方案

2.4.1 HSC编码

2.4.2 压缩实现

2.5 解码器的设计

2.6 实验结果

2.7 本章小结

第三章 二维SOC测试数据压缩方法的研究

3.1 概述

3.2 LFSR的基本原理

3.3 二维SOC测试数据压缩/解压方案

3.4 Reseeding优化及Golomb码参数m的确定

3.4.1 Reseeding优化

3.4.2 Golomb码参数m的确定

3.5 解码器的设计

3.6 实验结果

3.7 本章小结

第四章 降低SOC扫描测试功耗的SHC编码压缩方法

4.1 概述

4.2 扫描矢量的功耗估计及WTM模型

4.3 SHC编码压缩/解压方案

4.3.1 无关位映射准则

4.3.2 SHC编码

4.3.3 SHC解码器的设计

4.3.4 测试应用时间(TAT)分析

4.4 实验结果

4.5 本章小结

第五章 SOC测试访问机制及JTAG主控制器的设计

5.1 概述

5.2 SOC测试访问机制(TAM)

5.3 JTAG主控制器设计

5.3.1 四路JTAG主控芯核的结构

5.3.2 FSM单元及功能仿真

5.4 实验验证

5.5 本章小结

第六章 结束语

6.1 全文总结

6.2 进一步的工作

参考文献

致谢

个人简历、攻读博士学位期间完成的论文及科研情况

发布时间: 2005-09-23

参考文献

  • [1].SoC低功耗测试技术和温度意识测试规划研究[D]. 曹贝.哈尔滨工业大学2010
  • [2].基于片上网络的众核芯片关键测试技术研究[D]. 方芳.合肥工业大学2010
  • [3].系统芯片测试应用时间最小化技术研究[D]. 易茂祥.合肥工业大学2010

相关论文

  • [1].可复用IP核以及系统芯片SOC的测试结构研究[D]. 陆思安.浙江大学2003
  • [2].基于SOC架构的可测性设计方法学研究[D]. 徐磊.清华大学2002
  • [3].混合信号电路故障诊断的内建自测试(BIST)方法研究[D]. 孙秀斌.电子科技大学2004
  • [4].面向系统芯片测试的设计优化技术研究[D]. 张弘.西安电子科技大学2004
  • [5].可编程媒体处理系统芯片(SoC)结构设计研究[D]. 蒋志迪.浙江大学2005
  • [6].SOC中的连线模型与面向布局布线的设计方法及时延/功耗优化方法研究[D]. 韩晓霞.浙江大学2005
  • [7].DSP可测性、测试方法和平台的研究[D]. 郑德春.浙江大学2005
  • [8].多模数字视频解码SOC芯片设计及研究[D]. 彭聪.中国科学院研究生院(计算技术研究所)2006
  • [9].SoC软/硬件协同设计方法研究[D]. 詹瑾瑜.电子科技大学2006
  • [10].系统级芯片(SoC)可测试性结构及其优化的研究[D]. 王永生.哈尔滨工业大学2006

标签:;  ;  ;  ;  ;  ;  

系统芯片(SOC)内嵌数字芯核的测试数据压缩技术研究
下载Doc文档

猜你喜欢